国产成人精品三级麻豆,色综合天天综合高清网,亚洲精品夜夜夜,国产成人综合在线女婷五月99播放,色婷婷色综合激情国产日韩

當前位置: 首頁 > 精品課程 > 短期課程-TMS320C6000 DSP系統(tǒng)開發(fā)培訓班(FSD61001)

TMS320C6000 DSP系統(tǒng)開發(fā)培訓班(FSD61001)

課程簡介:C6000 DSP培訓課程主要培養(yǎng)學員對嵌入式DSP體系結(jié)構(gòu)的理解,掌握基于C6000的DSP的軟件和硬件開發(fā)技術,能夠開發(fā)基于多種架構(gòu)技術的DSP應用系統(tǒng)。 講 師:田老師,蔡老師,葛老師,程老師 上課地點 :北京、上海、深圳、成都、南京、武漢、西安、廣州、沈陽、濟南、重慶 立即報名 在線咨詢
  • 課程概述
  • 老師簡介
  • 課程大綱
  • 課程目標

    C6000 DSP培訓課程主要培養(yǎng)學員對嵌入式DSP體系結(jié)構(gòu)的理解,掌握基于C6000的DSP的軟件和硬件開發(fā)技術,能夠開發(fā)基于多種架構(gòu)技術的DSP應用系統(tǒng)。

    培養(yǎng)對象

    DSP系統(tǒng)的軟件和硬件開發(fā)工程師,電子類專業(yè)的大學生和研究生。

    入學要求

    學員學習本課程應具備下列基礎知識:
    ◆ 熟悉C語言編程;
    ◆ 了解數(shù)字信號處理原理。

    教材

    ◆ 《華清遠見-TMS320C6000 DSP系統(tǒng)開發(fā)培訓講義》

    新優(yōu)惠

    ◆團體報名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠。

    實驗環(huán)境

    為了保證培訓效果,增加互動環(huán)節(jié),我們堅持小班授課,每期報名人數(shù)限15人,多余人員安排到下一期進行。人手一機,全程實踐。

    學時費用

    ◆課時:共6天,每天6學時,總計36學時
    ◆費用(含教材費):公司員工(3500元),個人自費(2900元),學生自費(2500元,憑有效證件)
    ◆認證費(可選):培訓合格學員可獲工業(yè)和信息化部《信息技術應用技能TI C6000DSP系統(tǒng)開發(fā)工程師認證證書》(認證費500元)
    ◆外地學員:代理安排食宿(需提前預定)

    質(zhì)量保證

    1、培訓過程中,如有部分內(nèi)容理解不透或消化不好,可免費在下期培訓班中重聽;
    2、培訓結(jié)束后免費提供一個月的技術支持,充分保證培訓后出效果;
    3、培訓合格學員可享受免費推薦就業(yè)機會。

  • 田老師

    嵌入式高級講師
           北京理工大學電子工程系信號與信息處理專業(yè)博士學位,DSP資深專家,有8年的DSP系統(tǒng)軟件和硬件開發(fā)經(jīng)驗。自2001年起,在北京、上海和天津等城市做過十多次的關于DSP開發(fā)和調(diào)試的講座和培訓。

    蔡老師

    嵌入式高級講師
           DSP領域高級技術專家,清華大學通信專業(yè)學博士后。在數(shù)字信號處理,無線通信領域及圖象處理等領域的算法、硬件和軟件研究開發(fā)上具有十余年的從業(yè)經(jīng)驗,過重大項目中的關鍵部分工作,并創(chuàng)造了多項技術。其理論研究方向包括小波分析、混沌理論、非均勻采樣理論、微弱信號檢測等;應用研究方向包括無線通信、衛(wèi)星通信、光譜分析等。

    葛老師

    嵌入式高級講師
           長期從事教學與科研工作,主要研究方向包括網(wǎng)絡通信、視頻/圖像處理、數(shù)據(jù)庫等。曾參與或負責過“七五”和“九五”預研項目以及863重點項目的硬、軟件設計等工作。具有15年的硬件設計經(jīng)驗,尤其是近6年來一直從事相關領域的高速DSP系統(tǒng)硬、軟件和FPGA開發(fā)經(jīng)驗數(shù)字電路設計工作,具有非常豐富的高速PCB設計經(jīng)驗。精通TI公司的C6000、ADI公司的TigerSHarc-201等系列高速DSP,成功開發(fā)了多個高速DSP和FPGA結(jié)合的高難度項目,尤其擅長多處理器系統(tǒng)的開發(fā),熟悉多種圖像/視頻壓縮算法,在計算機學報等刊物上發(fā)表論文20余篇。

    程老師

    嵌入式高級講師
           清華大學自動化專業(yè)博士學位,現(xiàn)任著名企業(yè)大型項目經(jīng)理。精通TI公司的C2000、C5000、C6000等系列DSP的開發(fā),有豐富的項目實戰(zhàn)經(jīng)驗。在自動控制、視頻信號處理以及無線通信等領域從業(yè)多年的研究開發(fā)工作,有豐富的動手調(diào)試和現(xiàn)場測試經(jīng)驗。
  • 第一天

    第1章 DSP技術概述

    1.1 實時系統(tǒng)介紹
    1.2 DSP的歷史和特點
    1.3 DSP的選擇

    第2章 C6000 DSP的開發(fā)環(huán)境CCS

    2.1 C6000 CCS的功能
    2.2 CCS setup
    2.3 C6000代碼生成工具和開發(fā)流程
    2.4 CCS的調(diào)試手段
    2.5 CCS高級工具:pin connect,profile
    2.6 CCS simulator 功能
    2.7 CCS simulator仿真和板卡在線調(diào)試的區(qū)別

    第3章 在CCS下開發(fā)應用程序

    3.1 熟悉CCS開發(fā)環(huán)境
    3.2 用C語言開發(fā)應用程序的結(jié)構(gòu)和技巧

    實驗課:練習在CCS上創(chuàng)建工程及調(diào)試

    1) 熟悉CCS開發(fā)環(huán)境
    2) CCS 編譯器設置
    3) 熟悉C6000 project的基本組成文件
    4) 學習代碼生成過程及加載BIOS
    5) 學習CCS的調(diào)試方法
    6) 在simulator環(huán)境下模擬中斷及memory分配等功能
    第二天

    第4章 C6000的體系結(jié)構(gòu)一

    4.1 C6000的體系結(jié)構(gòu)
    4.2 C6000的匯編語言
    4.3 C6000的寄存器簡介
    4.4 C6000的存儲器結(jié)構(gòu)和cache
    4.5 C6000的流水線

    第5章 C6000 C 運行時環(huán)境

    5.1 C6000存儲器規(guī)范
    5.2 C6000堆棧的使用
    5.3 C6000的初始化
    第三天

    第6章 C6000的外設及使用

    6.1 EDMA
    6.2 中斷系統(tǒng)
    6.3 EMIF
    6.4 McASP,MCBSP
    6.5 HPI及PCI
    6.6 bootloader

    第7章 DDK驅(qū)動開發(fā)及XDAIS算法標準

    7.1 DDK驅(qū)動開發(fā)
    7.2 XDAIS算法標準

    實驗課:在CCS上實現(xiàn)中斷,EDMA,McASP和EMIF,及DDK和XDAIS例子

    1.
    1)掌握用CSL函數(shù)配置外設方法
    2)EDMA的幾種常見使用配置例程
    3)MCASP結(jié)合外部音頻和視頻配置芯片配置
    4)音頻和視頻芯片的IIC驅(qū)動
    2. DDK 驅(qū)動開發(fā)及XDAIS算法標準
    1)分析AIC23 語音DDK驅(qū)動例程來理解DDK使用
    2)分析G.723.1語音壓縮的XDAIS算法標準
    第四天

    第8章 TI的實時操作系統(tǒng):DSP/BIOS

    8.1 RTOS與通用OS
    8.2 DSP/BIOS的模塊
    8.3 DSP/BIOS程序的生成
    8.4 DSP/BIOS內(nèi)核分析及代碼調(diào)試
    8.5 BIOS的優(yōu)勢

    實驗課:基于DSP/BIOS的C6000軟件開發(fā)

    1)了解DSP/BIOS開發(fā)的流程
    2)設計一個中斷驅(qū)動的DSP/BIOS軟件:FFT
    3)分析DSP/BIOS的sem 和mailbox方式的任務切換過程
    4)在CCS上逐個運行BIOS模塊,掌握BIOS及其實時分析工具的使用。
    第五天

    第9章 嵌入式實時系統(tǒng)軟件開發(fā)與調(diào)試

    9.1 調(diào)試的概念
    9.2 數(shù)據(jù)鏈路
    9.3 中斷、DMA和時鐘
    9.4 實時調(diào)試方法與經(jīng)驗
    9.5 調(diào)試實例分析

    第10章 C6000代碼優(yōu)化

    10.1 代碼優(yōu)化的概念
    10.2 代碼優(yōu)化的目標和分類
    10.3 基于手工匯編的代碼優(yōu)化
    10.4 軟件流水的概念
    10.5 基于線性匯編的優(yōu)化
    10.6 C代碼優(yōu)化方法及內(nèi)核函數(shù)的使用
    10.7 對比C優(yōu)化的代碼和反匯編,結(jié)合CPU結(jié)構(gòu)衡量優(yōu)化效果
    10.8 理解asm文件中的循環(huán)反饋信息
    10.9 代碼優(yōu)化實例分析

    實驗課:點積運算代碼優(yōu)化

    1)使用一般C優(yōu)化方法優(yōu)化
    2)使用內(nèi)核函數(shù)優(yōu)化
    3)編譯器優(yōu)化設置比較
    4)使用CCS調(diào)試工具對比以上優(yōu)化的效果,并結(jié)合反匯編代碼找出他們的優(yōu)缺點
    第六天

    第11章 DSP小系統(tǒng)設計

    11.1 小系統(tǒng)組成
    11.2 程序 ROM
    11.3 電源
    11.4 時鐘
    11.5 復位電路
    11.6 JTAG

    第12章 C6000的體系結(jié)構(gòu)

    12.1 C 6000 CPU 的結(jié)構(gòu)
    12.2 C 6000 基本指令系統(tǒng)
    12.3 C 6000 存儲器映射
    12.4 C 6000 外設概述

    第13章 項目從設計到實現(xiàn)的過程簡單小結(jié)

    13.1 如何選擇芯片
    13.2 在CCS simulator和開發(fā)板上驗證系統(tǒng)的設計和算法的執(zhí)行效果
    13.3 設計原理圖
    13.4 制板后硬件調(diào)試
    13.5 DSP外設驅(qū)動
    13.6 DSP上運行算法
    13.7 在實現(xiàn)過程中修改設計

    實驗課:用硬件設計軟件PADS軟件畫C6000系統(tǒng)小系統(tǒng)原理圖

    1) 熟系 PADS 軟件原理圖工具
    2) 理解 C6000 小系統(tǒng)組成原理
    3) 學習畫原理圖
相關課程