活動(dòng)安排 |
時(shí)間 |
專題名稱 |
主要內(nèi)容 |
13:00~13:30 簽到 |
13:30 |
14:30 |
專題1 ARM常見外圍接口開發(fā) |
本專題講解ARM接口設(shè)計(jì)的軟、硬件相關(guān)知識(shí)。和ARM體系結(jié)構(gòu)、基于ARM的嵌入式軟件開發(fā)一起,構(gòu)成了ARM應(yīng)用開發(fā)的3個(gè)典型篇章。內(nèi)容包括:ARM體系結(jié)構(gòu)簡(jiǎn)介、基于ARM的SOC芯片、Memory接口設(shè)計(jì)、中斷接口設(shè)計(jì)等。本專題的目的是給剛進(jìn)入嵌入式開發(fā)的工程師一個(gè)概貌介紹,掌握ARM接口設(shè)計(jì)的技巧與方法。
1、ARM體系結(jié)構(gòu)簡(jiǎn)介
2、基于ARM的SOC芯片
3、Memory接口設(shè)計(jì)
4、中斷接口設(shè)計(jì)
5、ARM接口設(shè)計(jì)的技巧與方法
|
本專題主講老師:李老師 嵌入式系統(tǒng)設(shè)計(jì)專家,ARM ATC授權(quán)培訓(xùn)講師,具有7年嵌入式設(shè)計(jì)經(jīng)驗(yàn),主要從事硬件、底層驅(qū)動(dòng)以及操作系統(tǒng)的開發(fā)設(shè)計(jì)。擁有多處理器平臺(tái)的開發(fā)經(jīng)驗(yàn),對(duì)于操作系統(tǒng)移植,嵌入式硬件電路設(shè)計(jì)及驅(qū)動(dòng)等有豐富的實(shí)戰(zhàn)經(jīng)驗(yàn)。從事過工業(yè)通訊如Ethernet,CAN,USB等的研發(fā)工作。另外對(duì)于軟件架構(gòu)的設(shè)計(jì)有深入的經(jīng)驗(yàn)。
|
休息交流10分鐘 |
14:40 |
15:40 |
專題2 ARM常用開發(fā)工具使用分析 |
本專題主要講解目前市面上流行的ARM開發(fā)工具,如IAR,realview等的使用,硬件仿真器的配套,各種開發(fā)工具的優(yōu)劣等內(nèi)容,并現(xiàn)場(chǎng)給大家演示從簡(jiǎn)單的工程創(chuàng)建,編譯,調(diào)試等。旨在給嵌入式開發(fā)人員在選擇開發(fā)工具的時(shí)候一個(gè)概況的認(rèn)識(shí),以及在使用工具時(shí)的一些技巧。
1、ARM開發(fā)工具簡(jiǎn)介(編譯器+ 仿真器+開發(fā)板)
2、IAR的使用及調(diào)試
3、Realview使用及調(diào)試
4、演示試驗(yàn)
|
本專題主講老師:李老師 嵌入式系統(tǒng)設(shè)計(jì)專家,ARM ATC授權(quán)培訓(xùn)講師,具有7年嵌入式設(shè)計(jì)經(jīng)驗(yàn),主要從事硬件、底層驅(qū)動(dòng)以及操作系統(tǒng)的開發(fā)設(shè)計(jì)。擁有多處理器平臺(tái)的開發(fā)經(jīng)驗(yàn),對(duì)于操作系統(tǒng)移植,嵌入式硬件電路設(shè)計(jì)及驅(qū)動(dòng)等有豐富的實(shí)戰(zhàn)經(jīng)驗(yàn)。從事過工業(yè)通訊如Ethernet,CAN,USB等的研發(fā)工作。另外對(duì)于軟件架構(gòu)的設(shè)計(jì)有深入的經(jīng)驗(yàn)。
|
休息交流10分鐘 |
15:50 |
16:50 |
專題3 FPGA設(shè)計(jì)的良好設(shè)計(jì)方法及誤區(qū) |
本專題從FPGA系統(tǒng)的應(yīng)用領(lǐng)域和選型出發(fā),在分析當(dāng)今FPGA技術(shù)及其新發(fā)展的基礎(chǔ)上,將介紹典型FPGA系統(tǒng)的正確設(shè)計(jì)流程,針對(duì)一些FPGA應(yīng)用領(lǐng)域的誤區(qū)進(jìn)行解析,良好的設(shè)計(jì)思路,并講解使用FPGA進(jìn)行邏輯設(shè)計(jì)和系統(tǒng)架構(gòu)設(shè)計(jì)上的一些實(shí)用技巧和注意事項(xiàng)。專題要點(diǎn):
1、FPGA的適用領(lǐng)域及選型,FPGA技術(shù)的新發(fā)展
2、FPGA系統(tǒng)設(shè)計(jì)的良好流程
3、FPGA邏輯設(shè)計(jì)方法—引入ASIC的設(shè)計(jì)方法
4、FPGA設(shè)計(jì)的常用技巧
5、FPGA系統(tǒng)設(shè)計(jì)中的對(duì)與錯(cuò)
|
本專題主講老師:陸老師 具有六年FPGA系統(tǒng)及邏輯設(shè)計(jì)經(jīng)驗(yàn),并長(zhǎng)期就職于跨國(guó)集成電路公司核心研發(fā)團(tuán)隊(duì),擔(dān)任系統(tǒng)工程師,豐富的FPGA/ASIC系統(tǒng)設(shè)計(jì)及板級(jí)設(shè)計(jì)經(jīng)驗(yàn),熟悉FPGA系統(tǒng)的分析,調(diào)試,設(shè)計(jì)與驗(yàn)證。 |
16:50~17:10 現(xiàn)場(chǎng)抽獎(jiǎng)活動(dòng)
|