活動安排 |
時(shí)間 |
專題名稱 |
主要內(nèi)容 |
13:00~13:30 簽到 |
13:30 |
14:30 |
專題1 FPGA典型應(yīng)用領(lǐng)域及解決方案 |
本專題主要對當(dāng)今主流FPGA的應(yīng)用領(lǐng)域:原型驗(yàn)證與結(jié)構(gòu)化ASIC、數(shù)字信號處理、嵌入式處理、物理層通信及可重構(gòu)計(jì)算技術(shù)進(jìn)行分析,并介紹主流FPGA廠商的相關(guān)解決方案。
專題要點(diǎn):
1.FPGA的初應(yīng)用及延伸
2.基于FPGA的原型驗(yàn)證與結(jié)構(gòu)化ASIC
3.基于FPGA 的數(shù)字信號處理
4.基于FPGA的嵌入式處理
5.基于FPGA 的物理層通信
6.基于FPGA的可重構(gòu)計(jì)算技術(shù)
7.主流FPGA廠商的解決方案 |
本專題主講老師:韋宏衛(wèi) 華清遠(yuǎn)見高級講師,6年FPGA開發(fā)經(jīng)驗(yàn),熟悉Altera及Xilinx公司CPLD及FPGA體系架構(gòu)及開發(fā),同時(shí)具有深厚的硬件設(shè)計(jì)功底,獨(dú)自設(shè)計(jì)過基于多款A(yù)ltera及Xilinx可編程邏輯器件的高速數(shù)據(jù)采集及處理系統(tǒng),包括原理圖設(shè)計(jì)、PCB布線、裸板調(diào)試、系統(tǒng)調(diào)試等,對基于FPGA的PCI總線設(shè)計(jì)有深入研究。 |
休息交流10分鐘 |
14:40 |
15:40 |
專題2 C6000 DSP軟件開發(fā)環(huán)境CCS介紹 |
本專題主要介紹C6000 DSP的軟件開發(fā)環(huán)境CCS。 CCS在實(shí)時(shí)調(diào)試方面有其重要的特點(diǎn):基于TI RTDX技術(shù),開發(fā)可以借助CCS完成復(fù)雜的實(shí)時(shí)軟件調(diào)試。CCS還集成了DSP/BIOS 實(shí)時(shí)操作系統(tǒng)內(nèi)核,為開發(fā)者提供了一個(gè)易用的實(shí)時(shí)軟件設(shè)計(jì)框架。
專題要點(diǎn):
1、DSP軟件開發(fā)環(huán)境發(fā)展歷史
2、CCS中代碼開發(fā)流程
3、RTDX(實(shí)時(shí)數(shù)據(jù)交換技術(shù))
4、DSP/BIOS簡介 |
本專題主講老師:田黎育 北京理工大學(xué)電子工程系信號與信息處理專業(yè)博士學(xué)位,DSP資深專家,有8年的DSP系統(tǒng)軟件和硬件開發(fā)經(jīng)驗(yàn)。自2001年起,在北京、上海和天津等城市做過十多次的關(guān)于DSP開發(fā)和調(diào)試的講座和培訓(xùn)。 |
休息交流10分鐘 |
15:50 |
16:50 |
專題3 FPGA的DSP應(yīng)用 |
本專題首先介紹FPGA中的內(nèi)嵌DSP模塊的結(jié)構(gòu),在此基礎(chǔ)上介紹FPGA用于DSP領(lǐng)域一些設(shè)計(jì)流程和工具。后介紹FPGA在DSP領(lǐng)域的一些典型應(yīng)用,
專題要點(diǎn):
1、FPGA在DSP領(lǐng)域應(yīng)用的優(yōu)點(diǎn)和特點(diǎn)。
2、FPGA中的內(nèi)嵌DSP模塊的結(jié)構(gòu)。
3、FPGA的DSP應(yīng)用設(shè)計(jì)方法及工具。
4.FPGA的一些DSP應(yīng)用的典型例子。 |
本專題主講老師:高遺 10年DSP相關(guān)產(chǎn)品項(xiàng)目的開發(fā)經(jīng)驗(yàn),主要使用TI公司的C5000(如C5402、C5409、C5410A等等)、ADI公司的SHARC(如21160)等系列DSP,所做項(xiàng)目涉及語音信號處理、無線通信等領(lǐng)域,在多年的實(shí)時(shí)信號處理系統(tǒng)開發(fā)過程中累積了豐富的動手調(diào)試和現(xiàn)場問題分析經(jīng)驗(yàn)。 |
16:50~17:10 現(xiàn)場抽獎(jiǎng)活動
|